Globalization concept

TMS320LF2407APGEA ACTIVO DSP de 16 bits, 40 MHz, flash de 32 kw, 144 pines

TMS320LF2407APGEA ACTIVO DSP de 16 bits, 40 MHz, flash de 32 kw, 144 pines

Breve descripción:

TMS320LF2407APGEA
ACTIVO
DSP de 16 bits, 40 MHz, flash de 32 kw, 144 pines


Detalle del producto

Investigar

Etiquetas de productos

Características del TMS320LF2407A

Tecnología CMOS estática de alto rendimiento

Tiempo de ciclo de instrucción de 25 ns (40 MHz)

Rendimiento de 40 MIPS
Diseño de bajo consumo de 3,3 V
Basado en el núcleo de CPU TMS320C2xx DSP
Código compatible con F243/F241/C242
Conjunto de instrucciones y módulo compatibles con F240
Opciones de dispositivos Flash (LF) y ROM (LC)
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
Memoria en chip
Hasta 32K Palabras x 16 Bits de Flash EEPROM (4 Sectores) o ROM
Característica de "Code-Security" programable para el Flash/ROM en chip
Hasta 2,5 K palabras x 16 bits de RAM de datos/programas

544 palabras de RAM de doble acceso

Hasta 2K palabras de RAM de acceso único
ROM de arranque (dispositivos LF240xA)
Cargador de arranque SCI/SPI
Hasta dos módulos Event-Manager (EV) (EVA y EVB), cada uno incluye:
Dos temporizadores de uso general de 16 bits
Ocho canales de modulación de ancho de pulso (PWM) de 16 bits que permiten:
Control Inversor Trifásico
Alineación de centro o borde de canales PWM
Apagado de canal PWM de emergencia con pin PDPINTx externo
La banda muerta programable (tiempo muerto) evita fallas de disparo
Tres Unidades de Captura para Sellado de Tiempo de Eventos Externos
Calificador de entrada para pines seleccionados
Circuito de interfaz de codificador de posición en chip
Conversión sincronizada de A a D
Diseñado para inducción de CA, BLDC, reluctancia conmutada y control de motor paso a paso
Aplicable para Control de Convertidores y/o Motores Múltiples
Interfaz de memoria externa (LF2407A)
192 000 palabras x 16 bits de memoria total: 64 000 programas, 64 000 datos, 64 000 E/S
Módulo de temporizador de vigilancia (WD)
Convertidor de analógico a digital (ADC) de 10 bits
8 o 16 canales de entrada multiplexados
Tiempo de conversión mínimo de 500 ns
Secuenciadores gemelos seleccionables de 8 estados activados por dos administradores de eventos
Módulo de red de área del controlador (CAN) 2.0B (LF2407A, 2406A, 2403A)
Interfaz de comunicaciones en serie (SCI)
Interfaz de periféricos en serie (SPI) de 16 bits (LF2407A, 2406A, LC2404A, 2403A)
Generación de reloj basada en bucle de bloqueo de fase (PLL)
Hasta 40 pines de entrada/salida de uso general (GPIO) programables individualmente y multiplexados
Hasta cinco interrupciones externas (protección de la unidad de potencia, reinicio, dos interrupciones enmascarables)
Administración de energía:
Tres modos de apagado
Capacidad para apagar cada periférico de forma independiente
Emulación basada en escaneo compatible con JTAG en tiempo real, estándar IEEE 1149.1 (JTAG)
Las herramientas de desarrollo incluyen:
Texas Instruments (TI) ANSI C Compiler, Assembler/Linker y Code Composer Studio™;depurador
Módulos de Evaluación
Autoemulación basada en escaneo (XDS510™;)
Amplio soporte de control de motor digital de terceros
Opciones de paquete
PGE LQFP de 144 pines (LF2407A)
LQFP PZ de 100 pines (2406A, LC2404A)
PAG TQFP de 64 pines (LF2403A, LC2403A, LC2402A)
PG QFP de 64 pines (2402A)
Opciones de temperatura extendida (A y S)
R: –40 °C a 85 °C
S: –40°C a 125°C

Code Composer Studio y XDS510 son marcas comerciales de Texas Instruments.

Otras marcas registradas son propiedad de sus respectivos dueños.

Estándar IEEE 1149.1-1990, puerto de acceso de prueba estándar IEEE

TMS320C24x, TMS320C2000, TMS320 y C24x son marcas comerciales de Texas Instruments.

Descripción para el TMS320LF2407A

Los dispositivos TMS320LF240xA y TMS320LC240xA, nuevos miembros del TMS320C24x™;generación de controladores de procesador de señal digital (DSP), son parte del TMS320C2000™;plataforma de DSP de punto fijo.Los dispositivos 240xA ofrecen el TMS320™ mejorado;Diseño arquitectónico DSP de la CPU central C2xx para capacidades de procesamiento de bajo costo, bajo consumo y alto rendimiento.Se han integrado varios periféricos avanzados, optimizados para aplicaciones de control de movimiento y motores digitales, para proporcionar un verdadero controlador DSP de un solo chip.Si bien el código es compatible con el C24x™ existente;Dispositivos de controlador DSP, el 240xA ofrece un mayor rendimiento de procesamiento (40 MIPS) y un mayor nivel de integración periférica.Consulte la sección Resumen del dispositivo TMS320x240xA para conocer las funciones específicas del dispositivo.

La generación 240xA ofrece una variedad de tamaños de memoria y diferentes periféricos diseñados para cumplir con los puntos específicos de precio/rendimiento requeridos por varias aplicaciones.Los dispositivos flash de hasta 32 000 palabras ofrecen una solución reprogramable rentable para la producción en volumen.Los dispositivos 240xA ofrecen una función de "seguridad de código" basada en contraseña que es útil para evitar la duplicación no autorizada de código propietario almacenado en Flash/ROM en el chip.Tenga en cuenta que los dispositivos basados ​​en Flash contienen una ROM de arranque de 256 palabras para facilitar la programación en el circuito.La familia 240xA también incluye dispositivos ROM que son completamente compatibles pin a pin con sus contrapartes Flash.

Todos los dispositivos 240xA ofrecen al menos un módulo de gestión de eventos que ha sido optimizado para aplicaciones de conversión de potencia y control de motores digitales.Las capacidades de este módulo incluyen generación de PWM alineado en el centro y/o en el borde, banda muerta programable para evitar fallas de disparo y conversión analógica a digital sincronizada.Los dispositivos con administradores de eventos duales permiten el control de múltiples motores y/o convertidores con un único controlador DSP 240xA.Los pines EV selectos se han provisto de un circuito de "calificación de entrada", que minimiza la activación involuntaria de pines por fallas.

El convertidor de analógico a digital (ADC) de alto rendimiento y 10 bits tiene un tiempo de conversión mínimo de 375 ns y ofrece hasta 16 canales de entrada analógica.La capacidad de secuenciación automática del ADC permite que se realice un máximo de 16 conversiones en una sola sesión de conversión sin sobrecarga de la CPU.

Una interfaz de comunicaciones en serie (SCI) está integrada en todos los dispositivos para proporcionar comunicación asíncrona a otros dispositivos en el sistema.Para los sistemas que requieren interfaces de comunicación adicionales, los modelos 2407A, 2406A, 2404A y 2403A ofrecen una interfaz periférica serial síncrona (SPI) de 16 bits.Los modelos 2407A, 2406A y 2403A ofrecen un módulo de comunicaciones de red de área de controlador (CAN) que cumple con las especificaciones 2.0B.Para maximizar la flexibilidad del dispositivo, los pines funcionales también se pueden configurar como entradas/salidas de uso general (GPIO).

Para agilizar el tiempo de desarrollo, la emulación basada en escaneo compatible con JTAG se ha integrado en todos los dispositivos.Esto proporciona capacidades en tiempo real no intrusivas necesarias para depurar los sistemas de control digital.Un conjunto completo de herramientas de generación de código, desde compiladores de C hasta el Code Composer Studio™ estándar de la industria;el depurador es compatible con esta familia.Numerosos desarrolladores externos no solo ofrecen herramientas de desarrollo a nivel de dispositivo, sino también soporte de desarrollo y diseño a nivel de sistema.


  • Anterior:
  • Próximo:

  • 1. ¿Quién es el personal de su departamento de I+D?¿Cuales son tus calificaciones?

    -Director de I + D: formular el plan de I + D a largo plazo de la empresa y captar la dirección de la investigación y el desarrollo;Guiar y supervisar el departamento de I+D para implementar la estrategia de I+D de la empresa y el plan anual de I+D;Controlar el progreso del desarrollo del producto y ajustar el plan;Establezca un excelente equipo de investigación y desarrollo de productos, auditoría y capacitación de personal técnico relacionado.

    Gerente de I + D: hacer un nuevo plan de I + D de productos y demostrar la viabilidad del plan;Supervisar y gestionar el progreso y la calidad del trabajo de I+D;Investigar el desarrollo de nuevos productos y proponer soluciones efectivas de acuerdo con los requisitos del cliente en diferentes campos.

    Personal de I+D: recopilar y clasificar datos clave;Programación de computadoras;Realización de experimentos, pruebas y análisis;Preparar materiales y equipos para experimentos, pruebas y análisis;Registrar datos de medición, hacer cálculos y preparar gráficos;Realizar encuestas estadísticas

     

    2. ¿Cuál es su idea de investigación y desarrollo de productos?

    - Concepción y selección del producto concepto y evaluación del producto definición del producto y plan de proyecto diseño y desarrollo prueba y validación del producto lanzamiento al mercado

    Escribe aquí tu mensaje y envíanoslo

    Productos relacionados